SRIP Tovarne Prihodnosti

SRIP Tovarne Prihodnosti
Dodana vrednost povezovanja

Center za Razvojno Inovacijsko partnerstvo na Institutu “Jožef Stefan” je koordinator Strateško Razvojno-Inovacijskega Partnerstva SRIP Tovarne Prihodnosti.

Operacijo delno financira Evropska unija iz Evropskega sklada za regionalni razvoj. Operacija se izvaja v okviru Prednostne naložbe: »Inovacijska družba znanja« in specifičnega cilja RSO1.1 »Razvoj in izboljšanje raziskovalne in inovacijske zmogljivosti ter uvajanje naprednih tehnologij«.

Loading Dogodki

« Vsi Dogodki

  • This event has passed.

TETRAMAX delavnica: Načrtovanje strojne opreme in vgradnih sistemov z vezji FPGA

20/10/2021 : 12:30 - 16:00

Free

Na tečaju boste obravnavali snovanje strojne opreme in vgradnih sistemov z vezji FPGA. Pri tem boste uporabili načrtovalsko okolje Xilinx Vivado, primeri pa bodo izvedeni na prototipnih vezjih Zedboard, ki vsebujejo FPGA vezja Xilinx Zynq. Udeleženci se bodo naučili snovati strojno opremo v jezikih HDL, jo simulirati ter jo tudi testirati in razhroščevati. Naučili se bodo razviti vgradni sistem na vezju FPGA Zynq, ki že vsebuje strojno jedro s procesorjem ARM. Spoznali bodo kako razviti namenska strojna jedra, kako jih vključiti v zasnovan vgradni sistem ter povezati z zunanjimi napravami. Spoznali bodo kako za zgrajeni vgradni sistem razviti ter razhroščevati programsko opremo. Na koncu bodo predstavljene tudi nekatere napredne metode snovanja strojne opreme z vezji FPGA kot sta visokonivojska sinteza in dinamična delna rekonfiguracija.

Inštruktor doc. dr. Anton Biasizzo, Odsek za računalniške sisteme, Institut “Jožef Stefan”

Udeležba je brezplačna. Vljudno vabljeni.

Vsebina delavnice:

  • Osnove struktur vezij FPGA in načrtovalskega okolja Vivado
  • Načrtovanje stojne opreme podane v HDL jeziku in podajanje omejitev sistema
  • Načrtovanje vgradnih sistemov
  • Razvoj in integracija strojnih jeder (IP)
  • Razvoj programske opreme
  • Razhroščevanje strojne opreme z logičnim analizatorjem
  • Napredne teme (HLS, rekonfiguracija)

Predhodna znanja: Za udeležence se priporoča poznavanje jezika VHDL, osnovno znanje o oblikovanju s FPGA in osnovno razumevanje programskega jezika C.

Opomba: Predavanje in diskusija na delavnici bosta v angleščini ali slovenščini
.

PRIJAVA

Podrobnosti

Datum:
20/10/2021
Čas:
12:30 - 16:00
Cost:
Free
Dogodek Kategorija:
Spletna stran:
http://cs.ijs.si/competencecenter/clec/news/Notifications/System.Design.FPGAs_20.10.2021_slo.pdf

Organizator

Kompetenčni center CLEC
Obišči spletno stran Organizatorja
Scroll to Top